分析测试百科网

搜索

喜欢作者

微信支付微信支付
×

逻辑分析仪基础知识(四)

2020.9.28
头像

王辉

致力于为分析测试行业奉献终身

Pod、通道和时间标签存储

Pod和通道的命名约定:

Pod是一组逻辑分析仪通道的组合,共有17个通道,其中数据16个通道,时钟1个通道。逻辑分析仪的通道数是Pod数的倍数关系。34通道的逻辑分析仪对应两个Pod,68通道逻辑分析仪对应4个Pod,136通道逻辑分析仪对应8个Pod。

对于模块化的逻辑分析仪(或称为逻辑分析系统),以 16900 系列逻辑分析系统为例,对应关系如下:
1.插槽从上到下以 A 至 F 字母命名。
2.有一条标有 Pod 2 的电缆连接着每一个逻辑分析仪模块。知道某个Pod连接到哪个插槽很重要,因为如果在插槽 A 和 B 中都有逻辑分析仪模块,则将有两条盒电缆标有 Pod 2,但操作界面应用程序会把一条记作 Slot A Pod 2,把另一条记作 Slot B Pod 2。分清这两条电缆很重要。
3.Slot A Pod 2 等于 Pod A2。A2 与 Slot A Pod 2 可互相替代;同样,D1 与 Slot D Pod 1 也可互相替代。
4.时钟Pod (Clock Pod) 由模块中所有Pod的所有时钟通道组成。
5.每个Pod各有一个时钟通道。所有时钟通道按 Clk1、Clk2、Clk3 等进行编号。如果某逻辑分析仪模块有两个逻辑分析仪卡,每卡有四个Pod,则该逻辑分析仪的时钟通道标记为 Clk1 至 Clk8。
6.除了 Clk1 外,时钟通道还可标记为 C1。C1 和 Clk1 是一样的。

在 16900 系列逻辑分析系统中,请勿混淆时钟通道 C2 与 Slot C 中的 Pod 2,后者记作 Pod C2。对于时钟通道,C 是 Clock 的缩写,不是 Slot C 的缩写。

为什么有时Pod会丢失?

导致所有Pod对逻辑分析仪模块均不可用的原因有多种:

在状态采样模式中,在选择了一般状态模式采样选项的情况下,选择最大采集内存深度需要将一个Pod对保留用于时间标签存储。在这种情况下,将内存深度设置为最大值的一半(或更小)将返回Pod。
在状态采样模式中,在选择了高速状态模式采样选项的情况下,会将一个Pod对保留用于时间标签存储。

在定时采样模式中,在选择了跳变/存储限定定时模式采样选项的情况下:
选择了最小采样周期时,会将一个Pod对保留用于时间标签存储。
选择了除最小采样周期之外的采样周期时,选择最大采集内存深度需要将一个Pod对保留用于时间标签存储。在这种情况下,将内存深度设置为最大值的一半(或更小)将返回Pod。
该模块是已分离的逻辑分析仪的一部分。在这种情况下,Pod位于分离分析仪的另一半模块中。

状态模式和跳变定时模式下通道数、内存深度和触发之间的相互影响:
状态采样模式时,时间标签存储需要1个Pod或1/2的采集内存。
在操作界面应用程序中,所有模块都与时间相关;不能关闭 time tag storage(时间标签存储)(虽然以前的 Agilent 逻辑分析系统可以)。
要使用 1/2 以上的模块采集内存,必须将一个Pod保留用于时间标签存储。要使用所有Pod,内存使用量不能超过模块采集内存的 1/2。
一般来说,可用定时器数与那些不属于为时间标签存储而保留的Pod数相同。

 默认设置:

时间标签存储始终处于开启状态(并且不能将其关闭)。
内存深度设置为总采集内存的 1/2。
所有盒对都可用于采集数据。
如果选择整个内存,则要用于时间标签存储的默认Pod是最左边的盒对,但未分配总线或信号的任何Pod都是可以使用的。

跳变定时模式,时间标签存储需要1个Pod或1/2的采集内存:
跳变时序采样模式也需要时间标签存储。
当选择最小采样周期时,必须将一个Pod对 保留用于时间标签存储。在这种情况下,不能使用 1/2(或更少)的模块采集内存来替代该Pod。
对于其他采样周期,内存深度和通道数的权衡与状态采样模式下的相同。也就是说,要使用 1/2 以上的模块采集内存,必须将一个Pod 保留用于时间标签存储。要使用所有Pod,内存使用量不能超过模块采集内存的 1/2。
一般来说,可用定时器数与那些不属于为时间标签存储而保留的Pod数相同。

状态模式采样位置、眼定位和眼图扫描

同步采样(状态模式)逻辑分析仪与触发时钟沿的触发相似,因为它们都需要输入逻辑信号才可以在时钟事件前(建立时间)和时钟事件后(保持时间)的一段时间内保持稳定,以便正确解释逻辑电平。组合建立和保持时间被称为建立/保持窗口。

被测设备(由于其本身的建立/保持要求)可指定数据在某段时间内在总线上有效。这被称为数据有效窗口。一般情况下,大多总线上的数据有效窗口小于总线时间周期的一半。

要精确采集总线上的数据,需符合以下条件:
逻辑分析仪的建立/保持时间必须在数据有效窗口内。

20130801110627169.jpg
 

图12  有效采集窗口


互联网
仪器推荐
文章推荐