IEC 62530:2007
系统级硬件描述语言标准.统一硬件设计、规范和鉴定语言

Standard for SystemVerilog - Unified hardware design, specification and verification language

2011-05

说明:

  • 此图仅显示与当前标准最近的5级引用;
  • 鼠标放置在图上可以看到标题编号;
  • 此图可以通过鼠标滚轮放大或者缩小;
  • 表示标准的节点,可以拖动;
  • 绿色表示标准:IEC 62530:2007 , 绿色、红色表示本平台存在此标准,您可以下载或者购买,灰色表示平台不存在此标准;
  • 箭头终点方向的标准引用了起点方向的标准。
标准号
IEC 62530:2007
发布
2007年
发布单位
国际电工委员会
替代标准
IEC 62530:2011*IEEE Std 1800:2011
当前最新
IEC 62530:2021
 
 
该标准指定了使用 Verilog 进行建模和验证的更高抽象级别的扩展?硬件描述语言(HDL)。这些新增内容将 Verilog 扩展到系统空间和验证空间。 SystemVerilog 构建于 Verilog HDL 的 IEEE Std 1364?1 之上。该标准包括设计规范方法、嵌入式断言语言、测试平台语言(包括覆盖和断言应用程序编程接口(API))以及直接...

IEC 62530:2007相似标准


推荐

芯片验证策略六部曲(一)

ESLTLM对系统模型的要求使得需要有一门语言可以:  纵深多个抽象级别来进行模型描述;  标准开放的语言;  高效的仿真性能调试接口;  被主流仿真工具支持;  本身包含TLM事务传输的接口这样的一本语言即是我们接下来介绍的SystemC。  SystemC介绍  SystemC是可以满足TLM模型开发的一种语言。...

一文详解FPGA的设计与应用(二)

产品 设计领域会造就大量的企业企业家,是一个发展热点机遇。  3、系统  系统的应用是FPGA与传统的计算机技术结合,实现一种FPGA版的计算机系统,实现一个基本环境,在这个平台上跑LINUX等系统,这个系统也就支持各种标准外设功能接口(如图象接口)了这对于快速构成FPGA大型系统来讲是很有帮助的。...

浅析EDA技术在数字电路设计方案中的影响(一)

这样设计方法如同一砖一瓦建造楼房,不仅效率低、成本高而且容易出错,高层次设计给我们提供了一种“自顶向下”(Top-Down)全新设计方法,这种方法首先从系统入手,在顶层进行功能方框图划分结构设计,在方框图一进行仿真、纠错,并用硬件描述语言对高层系统进行描述,在系统一进行验证,然后用综合优化工具生成具体门电路网表,其对应物理实现可以是印刷电路板或专用集成电路,由于设计主要仿真调试过程是在高层次上完成...

浅析EDA技术在数字电路设计方案中的影响(二)

特别是进入二十世纪90年代后,随着CPLD、FPGA等现场可编程逻辑器件逐渐兴起,VHDL、Verilog等通用性好、移植性强硬件描述语言普及,ASIC技术不断完善,EDA技术在现代数字系统微电子技术应用中起着越来越重要作用。从通常意义上来说,现代电子系统设计已经再也离不开EDA技术帮助了。...





Copyright ©2007-2022 ANTPEDIA, All Rights Reserved
京ICP备07018254号 京公网安备1101085018 电信与信息服务业务经营许可证:京ICP证110310号