为此将SRAM划分为3个独立的存储区,并将读写时隙分配如下:第1个时钟周期可往SRAM的存储1区写EPON上行协议帧,第2个时钟周期可往SRAM的存储2区写EPON下行协议帧,第3个时钟周期可往SRAM的存储3区写统计信息帧和配置确认帧,第4个时钟周期可从SRAM读出数据,从某一块存储区读出完整一帧后即切换到读另一块存储区。 ...
二、TTE时间触发以太网(TTE,Time-Triggered-Ethernet),即以时间触发代替事件触发,将通信任务通过合理的调度定时触发发送。时间触发概念的提出,其目的就是在于通过全局时钟精确同步,可有效避免数据帧征用物理链路,保证通信延迟与时间偏移的确定性。时间触发与事件触发相比在系统确定性、资源损耗、可靠性、实时性上有很大优势。...
逻辑状态分析仪用来对系统进行实时状态分析,检查在系统时钟作用下总线上的信息状态。它的内部没有时钟发生器,用被测系统时钟来控制记录,与被测系统同步工作,主要用来分析数字析统的软件,是跟踪、调试程序、分析软件故障的有力工具。逻辑定时分析仪用来考察两个系统时钟之间的数字信号的传输情况和时间关系,它的内部装有时钟发生器。在内时钟控制下记录数据,与被测系统异步工作,主要用于数字设备硬件的分析、调试和维修。...
Copyright ©2007-2022 ANTPEDIA, All Rights Reserved
京ICP备07018254号 京公网安备1101085018 电信与信息服务业务经营许可证:京ICP证110310号